19春地大《数字电路与逻辑设计》在线作业二
试卷名称:地大《数字电路与逻辑设计》在线作业二-00101.补码1.1000的真值是__________。
A.+1.0111
B.-1.0111
C.-0.1001
D.-0. 1000
答案:-
2.在逻辑函数的卡诺图化简中,合并相邻项(画圈)的方法必须画成____________形状。
A.三角形
B.矩形
C.菱形
D.任意
答案:-
3.摩尔型时序电路的输出__________.
A.仅同当前外输入有关
B.仅同电路内部状态有关
C.既与外输入也与内部状态有关
D.与外输入和内部状态都无关
答案:-
4.寄存器在电路组成上的特点是 ____________。
A.有CP输入端,无数据输入端
B.有CP输入端和数据输入端
C.无CP输入端,有数据输入端
D.无CP输入端,无数据输入端
答案:-
5.组合电路的设计是指___________。
A.已知逻辑要求,求解逻辑表达式并画逻辑图的过程
B.已知逻辑要求,列真值表的过程
C.已知逻辑图,求解逻辑功能的过程
D.已知逻辑图,列真值表的过程
答案:-
6.按计数器状态变化的规律分类,计数器可分为___________计数器。
A.加法、减法及加减可逆
B.同步和异步
C.二、十和N进制
D.以上都不对
答案:-
7.逻辑函数中的最小项_______________。
A.任何两个不同的最小项乘积为1
B.任何两个不同的最小项乘积为0
C.任何两个不同的最小项乘积为1或0
D.无正确答案
答案:-
8.在下列逻辑电路中,不是组合逻辑电路的是_______。
A.译码器
B.编码器
C.全加器
D.寄存器
答案:-
9.设计一个四位二进制码的奇偶位发生器(假定采用偶检验码),需要_______个异或门。
A.2
B.3
C.4
D.5
答案:-
10.触发器由门电路构成,和门电路比较,功能上主要特点是__________。
A.和门电路功能一样
B.有记忆功能
C.没有记忆功能
D.以上答案都不对
答案:-
11.同步计数器和异步计数器比较,同步计数器的显著优点是__________。
A.工作速度高
B.触发器利用率高
C.电路简单
D.不受时钟CP控制
答案:-
12.根据反演规则, 的反函数为__________。
A.
B.
C.
D.
答案:-
13.同步时序电路和异步时序电路比较,其差异在于后者__________.
A.没有触发器
B.没有统一的时钟脉冲控制
C.没有稳定状态
D.输出只与内部状态有关
答案:-
14.输出状态和输入信号相同的触发器叫______触发器。
A.RS
B.D
C.T
D.JK
答案:-
15.仅具有“置0” “置1”功能的触发器叫___________。
A.JK触发器
B.RS触发器
C.D触发器
D.T触发器
答案:-
1.时序逻辑电路中一定包含_________.
A.触发器
B.组合逻辑电路
C.移位寄存器
D.译码器
答案:-
2.逻辑函数F=A⊕B和G=A⊙B满足关系 _______ 。
A.F=G非
B.F‘=G
C.F‘=G非
D.F=G⊕1
答案:-
3.在下列逻辑电路中,是组合逻辑电路的是_______ 。
A.译码器
B.编码器
C.全加器
D.寄存器
答案:-
4.组合逻辑电路的输出与输入的关系可用 ________描述。
A.真值表
B.流程表
C.逻辑表达式
D.状态图
答案:-
5.n个变量的逻辑函数的最小项是 ________ 。
A.n个变量的积项,它包含全部n个变量
B.n个变量的和项
C.每个变量都以原变量的形式出现
D.每个变量都以原变量或反变量的形式出现,且仅出现一次
答案:-
6.下列触发器中克服了空翻现象的有_____.
A.边沿D触发器
B.主从RS触发器
C.钟控RS触发器
D.从JK触发器
答案:-
1.并行加法器采用先行进位(并行进位)的目的是提高运算速度。
A.错误
B.正确
答案:-
2.反码和补码均可实现将减法运算转化为加法运算。
A.错误
B.正确
答案:-
3.图3所示是一个具有一条反馈回路的电平异步时序逻辑电路。
A.错误
B.正确
答案:-
4.化简完全确定状态表时,最大等效类的数目即最简状态表中的状态数目。
A.错误
B.正确
答案:-
本主题由 admin 于 昨天 2
页:
[1]