|
【奥鹏】-[南开大学]20春学期(1709、1803、1809、1903、1909、2003)《计算机原理》在线作业$ K/ A5 m& _: f! e) M+ t' Z( p/ u
试卷总分:100 得分:100" ?; b U* E# e8 n! C7 c
第1题,23、DMA 数据的传送是以()为单位进行的$ s' c1 z! j) s q9 q
A、字节8 k9 g0 g. {& n& N
B、字5 n4 _( _! v U" n. L
C、数据块2 w8 O! Q9 s r" s# o
D、位
正确答案:* X0 _( B" k3 i6 q$ d
第2题,39、现代微机主板上,采用局部总线技术的作用是()
A、节省系统总线的带宽7 |1 k+ i' l* [7 ~
B、提高抗干扰能力
C、抑制总线终端反射
D、构成紧耦合系统
正确答案:! A1 |" p; m. ^- V; {8 k6 i) o
* p. S- `: q. H0 u+ F# i. ?' ]
第3题,若指令的运算结果不为0且低8位中“1”的个数为偶数,则标志寄存器中ZF和PF的状态为()。0 ]6 C- U8 k5 F4 i8 f
A、0,00 Y* m5 m7 t# S; V3 k* A
B、0,1! ]6 g. a/ `! [& U
C、1,0
D、1,1
正确答案:
, u3 N( L W& \) w& y8 g
第4题,在指令“MOV AX,0”执行后,CPU状态标志位IF的值()
A、为06 Z# g# {: i6 k J# G7 d
B、为l
C、不确定% }- \6 I6 Q4 q7 O0 \4 o6 F
D、不变
正确答案:
[% C$ n) s3 S% }& N$ P2 v
第5题,20、I/O 的编址方式采用统一编址方式时,进行输入输出操作的指令是(); ~# r/ e/ i+ N4 P
A、控制指令
B、访存指令1 d2 N3 |. ?8 j+ E. }
C、输入输出指令
D、都不对
正确答案:
第6题,3、以下关于通道程序的叙述中,正确的是()
A、通道程序存放在主存中
B、通道程序存放在通道中
C、通道程序是由CPU 执行的8 [" O( H n) n. i
D、通道程序可在任何环境下执行I/O 操作/ D" } T: _) r4 K
正确答案:, [! W. Z2 Y$ }
2 t- u6 A u7 F V
第7题,14、某计算机有五级中断L4~L0,中断屏蔽字为M4M3M2M1M0,Mi 表示对Li 级中断进行屏蔽。若中断响应优先级从高到低顺序是L0→L1→L2→L3→L4,且要求中断处理优先级从高到低的顺序是L4→L0→L2→L1→L3,则L1 的中断处理程序中设置中断屏蔽字是()8 i! {2 n, K* B' f! _
A、111100 J6 R e/ b }
B、01101
C、00011: P/ Q. W" w( U& P% E$ g% ]
D、010100 H1 Q8 D: S7 I. [: l
正确答案:& N) x8 u& t4 k# M1 B; `, A1 y8 l
- s6 {" c% U1 D9 k
第8题,10、假定一台计算机的显示存储器用DRAM 芯片实现,若要求显示分辨率为1600×1200,颜色深度为24 位,帧频为85Hz,显示总带宽的50%用来刷新屏幕,则需要的显存总带宽至少约为()
A、245M bps
B、979Mbps
C、1958Mbps
D、7834Mbps! {7 T# Q. i! r: J8 {0 w
正确答案:, J* f7 W9 i2 C2 l* y, r+ }; `# b
第9题,37、三级时序系统提供的三级时序信号是()
A、指令周期、机器周期、节拍
B、指令周期、机器周期、时钟周期0 G2 X$ e2 o ]$ {! J5 ~* c
C、机器周期、节拍、脉冲/ K4 K/ b3 w- B3 D; p
D、指令周期、微指令周期、时钟周期" ^$ \3 t' a. i1 G0 L
正确答案:
第10题,30、同步控制方式是()$ E/ d8 P4 _% p7 V# }% `) x
A、只适用于CPU 控制的方式
B、只适用于外围设备控制的方式
C、由统一时序信号控制的方式5 k) D* P1 u9 L
D、所有指令执行时间都相同的方式
正确答案:
! t" O, x6 W) {6 o
$ R% [- @0 L) V% N) Q; J4 A8 b( f% B3 x
第11题,寄存器BX和DX中存放有32位二进制数,其中BX中放高16位,下列程序段完成对这32位数扩大4倍的功能,那么该程序段中方框里应填的语句是()。
A、ROL BX,1, X3 z# t9 Y0 O5 L& Y4 c8 C# r
B、ROR BX,14 L. M8 a4 w, a" f/ j3 [) p
C、RCL BX,13 ]/ s, Q! \2 z; s
D、RCR BX,1
正确答案:
1 }( h, z8 I& p6 @: p/ o' w+ u
第12题,5、CPU 中的通用寄存器()
A、只能存放数据,不能存放地址2 L* p% ? T$ Z9 r. q) N
B、可以存放数据和地址
C、既不能存放数据,也不能存放地址
D、可以存放数据和地址,还可以替代指令寄存器
正确答案:
% H# D! H" I# A- {
第13题,1、CPU 是指()3 p* ~7 K3 J5 f2 K, A3 s/ d
A、控制器
B、运算器和控制器; E) d1 e# x' d3 W/ F7 k0 r! |
C、运算器、控制器和主存
D、都不对
正确答案 V7 f6 D! M; l7 `, E
8 T1 I4 r# X, I" g! W9 F; v
第14题,下面是关于可编程中断控制器8259A的叙述,其中错误的是()。
A、8259A具有优先级管理的功能
B、8259A具有辨认中断源的功能
C、8259A具有向CPU提供中断向量的功能# J8 M: f1 {. M8 O
D、一片8259A可管理8级中断
正确答案:" L7 w. ]7 r+ v
7 t( \$ i/ d1 ^0 t5 L$ L( S
第15题,7、计算机使用总线结构的主要优点是便于实现积木化,缺点是()
A、地址信息、数据信息和控制信息不能同时出现 h5 E0 Y. F, U" O( e
B、地址信息和数据信息不能同时出现1 @. w4 h$ c3 I t( j; E2 ^% ^7 J
C、两种信息源的代码在总线中不能同时出现- h# r4 Y. _( g" R
D、都不对
正确答案:0 K5 I. M/ P1 A9 a) C
第16题,在基址寻址方式中,操作数的有效地址是()7 i+ v& {" h& W, U
A、程序计数器内容加上位移量% d( k2 _) x: j3 U. }& T; |
B、基址寄存器内容加上位移量
C、变址寄存器的内容加上位移量 r7 Z- p0 s/ O; r. i
D、地址寄存器内容加上位移量6 ?0 v0 G& ^; x' P
正确答案:
- a" t! t8 x& f$ U- s$ R8 r% r
第17题,7、设某浮点数共12 位,其中阶码含1 位符号共4 位,以2 为底,补码表示;尾数含1位符号共8 位,补码表示,规格化,则能表示的最大正数是()
A、274 q3 \) e) E% x
B、28
C、28-1
D、27-13 E0 s6 A' ~& n/ B0 K. N
正确答案:- z4 ~# B) J) V# S7 V1 A8 O) b- D
/ Y- n3 C& u( |* D8 N* \
第18题,10、假定指令中地址码所给出的是操作数的有效地址,则该指令采用()寻址方式
A、立即
B、直接; N( x, O# Z! p( C+ l) Q
C、基址- g1 l, ~. Q' ]
D、相对9 l' P" h7 B# w# \4 h2 ^: r
正确答案:
y( r* t5 W% z
第19题,当前设计高性能计算机的重要技术途径是(); f. t; V( K6 S5 z/ }
A、提高CPU 主频& k. y) }# t Y, j3 w
B、扩大主存容量
C、采用非冯·诺依曼结构
D、采用并行处理技术
正确答案:& a9 Y; o1 ~# W7 @
3 q5 X" [* l8 j; ?+ y: o! v
第20题,5、若[x]补 = 1.1101010,则[x]原 = ()* c4 S+ P( L! ~. s' V
A、1.00101014 v& W0 C8 ~0 w0 B6 K
B、1.0010110# z- ^( N8 L1 D3 z8 T2 u; [
C、0.0010110
D、0.1101010
正确答案:
, A; Z/ G, P4 {' T# n. g
第21题,21、设一个32 位微处理器配有16 位的外部数据总线,若时钟频率为50MHz,若总线传输最短周期为4 个时钟周期,则总线的最大数据传输率为()8 U0 B/ F9 D( z6 z) q
A、12.5MB/s6 @" z/ C4 o- J( J) B
B、25MB/s- f; ?- R1 C/ z, Z0 \5 S4 l. ?
C、50MB/s3 n: b; H7 ?# V; {, k9 G
D、16MB/s
正确答案:/ L+ ^/ Z# ^4 H- O* O' C9 y
7 f) V, O1 T1 l4 J
第22题,7、单级中断系统中,中断服务程序执行的顺序是()I、保护现场 II、开中断 III、关中断 IV、保存断点V、中断事件处理 VI、恢复现场 VII、中断返回
A、I→V→VI→II→VII Y: Y6 d/ D2 u
B、III→I→V→VII4 ~: s3 q6 x5 \) j- F8 z- ]& G
C、III→IV→V→VI→VII' e$ h& t ~5 f4 n9 x, N8 W' F
D、IV→I→V→VI→VII
正确答案:
8 ]- @' ]) p3 X/ _6 @# S* X! v2 X
第23题,41、通道程序结束时引起的中断是()5 K. u" e" U- m: m% L: k- ?
A、访管中断$ \; q& r! v4 s# U; L4 {
B、I/O 中断
C、程序性中断
D、外中断
正确答案:
/ e5 |! T4 u# t4 e6 @
第24题,在8086系统的中断向量表中,若从0000H:005CH单元开始由低地址到高地址依次存放10H、20H、30H和40H四个字节,则相应的中断类型码和中断服务程序的入口地址分别为()。
A、17H,4030H:2010H
B、17H,2010H:4030H _: h% k; r& E9 ~( C% ~ }' h
C、16H,4030H:2010H
D、16H,2010H:4030H# _( `$ g1 c9 J- v$ T8 v# g
正确答案:% {8 j1 e. O( q& u
5 k! _+ E( Y1 ?9 S! f
第25题,40、以下4 个步骤在通道工作过程中正确的顺序是()I、组织I/O 操作 II、向CPU 发中断请求III、编制通道程序 IV、启动I/O 通道
A、I→II→III→IV2 m8 u! J, ~8 E1 j
B、II→III→I→IV5 S& u, ^+ }. l" [3 C M$ B
C、IV→III→II→I; U( I" [+ x, q
D、III→IV→I→II
正确答案:9 K$ A0 Y: n! q `( E" U
第26题,22、DMA 方式的数据交换不是由CPU 执行一段程序来完成,而是在()之间建立一条逻辑上的直接数据通路,由DMA 控制器来实现8 X3 z' S* n* R: Z" C+ |, m
A、CPU 与主存之间2 r0 M! H0 B, u) s* Q* \4 z
B、I/O 设备与I/O 设备之间
C、I/O 设备与CPU 之间
D、I/O 设备与主存之间
正确答案:. ?" b% @# \. T) H6 e
第27题,26、若十六进制数为B5.4,则相应的十进制数为()
A、176.5% ?8 b0 ?! k0 e8 |$ z
B、176.25* j1 Q6 n. u! J) j& X6 s
C、181.25! n* s( z3 k4 s/ ]' O9 G
D、181.57 R! b: v, }/ O: A1 l+ a- [' S# J6 f
正确答案:; V) S/ N/ }! ?! l; i
; y' E9 b" a6 @0 e
第28题,8086微处理器的可屏蔽中断请求信号来自于()" }/ z# w; g& D7 S5 [ }+ z* H
A、CLK引脚
B、NMI引脚6 W: k2 N! _: a: c# t7 R% n( `
C、INTR引脚; n) P6 b9 W! v, X# J0 o* c
D、GND引脚6 Z7 A0 ^ `: q
正确答案:7 m# F# g- C- Y, L! \
% K4 M* w7 L; \& q
第29题,24、在独立请求方式下,若有N 个设备,则(). b* c+ `6 @8 D9 h
A、有N 个总线请求信号和N 个总线响应信号
B、有一个总线请求信号和N 个总线响应信号" d" N9 s: Y/ _7 \' z2 d' b
C、总线请求信号多于总线响应信号! x, W: y/ d; M( y' E" m& \
D、总线请求信号少于总线响应信号7 A# I% q! J$ ~) [; H, l4 v
正确答案:
& N& c6 J- r+ ?& E
. W# B0 S% R3 L+ O
第30题,18、高速缓冲存储器Cache 一般采用()6 g5 G, R p# I+ ?% f
A、随机存取方式6 x }+ A/ [9 r6 O
B、顺序存取方式0 y7 J- j. s, I0 c( x& P
C、半顺序存取方式
D、只读不写方式
正确答案 `- f" a' ?, w+ k4 O# P1 R! ]
. B5 H/ ]& F& T0 l( t* `& A
第31题,8255A中端口A使用的是INTR等联络线是端口C的线。; f1 I, _" F1 J7 o) k4 {. d
A、错误0 n: m; ^5 f7 Y4 w; _5 X6 h. ]& Z
B、正确+ @; }4 T* G2 i. [8 i; {* J
正确答案:
/ A. f3 G- _4 {9 n: H3 \4 T
第32题,字长越长,计算机处理数据的速度越快;
A、错误$ x R% X% q, v6 ~/ c& W
B、正确3 X8 b0 V1 ^. T3 B
正确答案:
第33题,8086访问一个字节单元和访问一个字单元,只需要一个总线周期()。' l' @9 V% k$ L9 G
A、错误$ N9 f7 r2 A- X6 x# W. |! w; S
B、正确
正确答案:2 d5 u1 z: X! m# U
5 Y+ n: a$ K& o/ P' v
第34题,指令系统和机器语言无关: y- | q0 c2 f, K/ n* C
T、对
F、错. s' D* @- N. u9 H Q
正确答案:
2 s4 V H$ u4 s! e2 U3 T+ ]: }
第35题,RAM 是可读可写存储器,ROM 是只读存储器
T、对
F、错
正确答案:. |" j- S) i* v* S
: ?; W6 Z; w' R
第36题,8259A中对任何一级外部IR中断源都可单独进行屏蔽。. }: E) S3 I+ S, _; r; }$ p3 I
A、错误
B、正确
正确答案:; _% t" I! M1 B4 }! r" A
3 j' Q/ v8 L' A( _' I
第37题,中断服务程序可放在用户可用的内存的任何区域。
A、错误( P, O% }1 j5 v& h& F0 r3 Q' H: J
B、正确4 x$ u) ^5 s0 g. b/ b
正确答案 |1 {5 [" i) ^. E: a1 ~
6 w) B6 \9 D- k2 S; t
9 q7 o7 {+ i6 A4 f) X& [
第38题,一个寄存器不可能即作数据寄存器,又作地址寄存器
T、对
F、错% A5 K/ L, ?" C( o' H9 Q
正确答案:
第39题,零的补码和移码表示相同% Q9 J. e# \ V# c) t' |
T、对 v$ K. V" z+ W
F、错
正确答案:# \5 A: m# ^" t, }% h0 k: V
& H2 o. |+ M$ \2 C7 `
第40题,DRAM 是易失性RAM,而SRAM 中的存储信息是不易失的
T、对
F、错! z" M! {; |+ _8 U2 n
正确答案:
第41题,8253 的每个计数器只能按二进制计数。
A、错误& P% ^0 W8 o0 N0 N" \+ N$ U/ w
B、正确1 Z% B, Y9 K1 V" r C) s
正确答案:
+ x' h5 h; @* e
第42题,虚存对应用程序员透明,对系统程序员不透明4 G, M- a8 K! g/ F7 k! `1 r
T、对
F、错& T2 M- F$ ~( z1 N2 ~6 M
正确答案:
/ v2 X3 m- v) M) M5 u
第43题,半导体RAM 信息可读可写,且断电后仍能保持记忆
T、对* G/ o6 K/ P+ Z& r$ F+ U5 x) A/ s4 g
F、错$ S7 {7 y3 x% [0 h* B
正确答案:
1 D' a+ f( u7 n, a" v# i
第44题,A、寻址方式是指令如何给出操作数或操作数地址
T、对
F、错
正确答案:
第45题,虚存对应用程序员、系统程序员都透明
T、对
F、错* F; H& z! A6 a# k" ]+ x' o
正确答案:
9 D: u0 k1 N6 x
. Y; G5 o4 ?& D. {+ K0 `5 o; V
第46题,乘法指令的执行子周期和加法指令的执行子周期一样长 B- y2 [6 B. F. A& P! A! B# x/ `1 r- R
T、对
F、错
正确答案:
5 q' n: A* ], y' P
/ k# a& O' d2 R5 c9 B) }2 ~+ ^( j& H
第47题,C、所有指令都有操作码和地址码
T、对
F、错/ L. @* C" V, h9 ]! X1 v( w1 }4 ]
正确答案:
& z2 L' Y Y3 Z' g0 I1 s4 T/ ?( [% M
第48题,I/O 端口可以和主存统一编号,也可以单独编号+ M, }4 i# W$ v& p4 h
T、对
F、错
正确答案:
$ J4 `! o# E5 u
第49题,8088的M/IO引脚的低电平表明选通的是I/O接口。
A、错误
B、正确
正确答案:
第50题,任何一个十进制小数都可以用二进制精确表示。* F0 X# `1 U2 G- ]: J z
A、错误, k, _% g( m8 f# ]1 f8 o, a
B、正确
正确答案: |
|