|
(单选题) 1: 执行指令PSHMAR5之前SP=03FEH,则指令执行后SP=()
A: 03FDH
B: 03FFH
C: 03FCH
D: 0400H
(单选题) 2: 在链接器命令文件中,PAGE0通常指()存储空间;
A: 程序
B: 数据
C: 指令
D: 文件
(单选题) 3: TMS320C54XDSP中有()个辅助寄存器。
A: 4
B: 8
C: 16
D: 32
(单选题) 4: TMS320C54XDSP主机接口HPI是()位并行口。
A: 32
B: 16
C: 8
D: 2
(单选题) 5: C54X DSP的流水线是由()级(也即是由多少个操作阶段)组成。
A: 4
B: 6
C: 8
D: 10
(单选题) 6: TMS320C54XDSP的32个中断源分为14级,其中()级别最高。
A: INTR
B: NMI
C: RS
D: NT0
(单选题) 7: DSP处理器TMS320C5402最大的程序存储空间为()字;
A: 0.5M
B: 1M
C: 2M
D: 3M
(单选题) 8: 可编程数字信号处理器简称()。
A: CPU
B: DSP
C: MCS
D: MCU
(单选题) 9: TI公司的DSP处理器TMS320VC5402PGE100有( )个定时器;
A: 2
B: 3
C: 4
D: 5
(单选题) 10: TMS320C54XDSP具有多种不同的节电工作方式,其中()不仅使DSP片上的CPU和外设暂停工作,还停止片上的PLL,显著降低功耗。
A: HOLD
B: IDLE1
C: IDLE2
D: IDLE3
(单选题) 11: TMS320C54XDSP多通道缓冲串口(MCBSP)发送和接收通道数最多可达()路。
A: 128
B: 64
C: 32
D: 16
(单选题) 12: TMS320C54XDSP微处理器采用的是()结构。
A: 哈佛结构
B: 冯.诺依曼结构
C: 矩阵结构
D: 以上都不是
(单选题) 13: C54x的间接寻址方式中选项,"*ARx-0"代表访问后ARx()
A: 增1
B: 减1
C: 加上AR0
D: 减去AR0
(单选题) 14: 下列哪一款TI公司的系列芯片适用于需要数字化的控制领域()
A: TMS320C2407
B: TMS320C6203
C: TMS320C5409
D: TMS320C5510
(单选题) 15: 从数据总线的宽度来说,TMS320VC5402PGE100是()位的DSP存储器;
A: 16
B: 32
C: 8
D: 24
(多选题) 1: 可编程dsp芯片有哪些特点?()
A: 快速的指令周期
B: 硬件配置强
C: 支持多处理器结构
D: 省电管理和低功耗
E: 采用流水线技术
,B,C,D,E
(多选题) 2: 从功能结构上,C54XDSP的CPU可以划分成()两大部分。
A: 存储部件
B: 运算部件
C: 控制部件
D: 连接部件
,C
(多选题) 3: 复位电路有三种方式,分别是()
A: 上电复位
B: 手动复位
C: 软件复位
D: 掉电复位
,B,C
(多选题) 4: C54x的中断系统的中断源分为()
A: 硬件中断
B: 软件中断
C: 定时中断
D: 实时中断
,B
(多选题) 5: C54xDSP的寻址方式有七种,分别为()
A: 立即寻址、绝对寻址
B: 累加器寻址、直接寻址
C: 间接寻址、存储器映象寄存器寻址
D: 堆栈寻址
,B,C,D
(多选题) 6: C54xDSP定时器由3个16位存储器映射寄存器组成()
A: 定时器寄存器
B: 定时器周期寄存器
C: 定时器控制寄存器
D: 定时器上电寄存器
,B,C
(多选题) 7: 下列哪些不是TMS320C54XDSP的中断标志寄存器()
A: IFR
B: TCR
C: PRD
D: TIM
,C,D
(多选题) 8: TMS320C54x系列DSP处理器有2个通用I/O引脚,分别是()
A: BF
B: CF
C: BIO
D: XF
,D
(多选题) 9: DSP处理器中断系统如何清除中断标志?()
A: 软件和硬件复位,即C54x的复位引脚RS=0;
B: 相应的IFR标志位置1;
C: 使用相应的中断号响应该中断,即使用INTR #K指令。
D: 相应的IFR标志位置0;
,B,C
(多选题) 10: TMS320C54xDSP的内部总线主要包括()
A: 指令总线
B: 程序总线
C: 数据总线
D: 地址总线
,C,D
(判断题) 1: CCS软件开发系统支持C语言程序编程。
A: 错误
B: 正确
(判断题) 2: 如果OVLY=1,程序存储空间可以使用内部RAM,此时,不论XPC为何值,扩展程序存储空间的所有低32K字都被映像到内部RAM中。
A: 错误
B: 正确
(判断题) 3: C54x系列DSP处理器中,实现时钟频率倍频或分频的部件是锁相环PLL。
A: 错误
B: 正确
(判断题) 4: 浮点DSP与定点DSP相比,价格便宜、功耗较小、运算精度稍低。
A: 错误
B: 正确
(判断题) 5: 哈佛结构的特点是数据总线和程序总线分开。
A: 错误
B: 正确
(判断题) 6: MEMORY伪指令用来指定链接器将输入段组合成输出段方式,以及输出段在存储器中的位置。
A: 错误
B: 正确
(判断题) 7: 循环缓冲区是一个滑动窗,包含最近的数据,若有新的数据到来,它将覆盖旧的数据。
A: 错误
B: 正确
(判断题) 8: 3.3V的TTL电平器件可以直接驱动5V的CMOS器件。
A: 错误
B: 正确
(判断题) 9: DSP 处理器TMS320VC5402内部含有SARAM存储器。
A: 错误
B: 正确
(判断题) 10: 直接寻址中从页指针的位置可以偏移寻址64个单元。
A: 错误
B: 正确
|
|